Translate

lunes, 12 de marzo de 2012

Acceso directo a cache en los nuevos Intel Xeon E5

En el tema 4 sobre la placa base hablaremos de la técnicas de acceso directo a memoria que, desde hace tiempo, usan los periféricos para reducir el uso de CPU en las transacciones de datos. Ahora Intel, con su nueva familia de micros Xeon E5, va un paso más allá con una técnica que bien pudiera llamarse acceso directo a cache . En este caso a la cache de nivel 3.

Según Intel: "For instance, the data-direct I/O feature allows data packets coming in from, say, a PCIe network interface to be deposited directly into the CPU's L3 cache for processing, saving the overhead and power consumption associated with storing the data in main memory."

Otra tecnología más que se apunta el gigante de los microprocesadores. Su impacto en las prestaciones será fácil de analizar si puede habilitarse/deshabilitarse.







lunes, 5 de marzo de 2012

Nuevo Qualcomm Snapdragon S4 y su compentencia ARM

En este artículo Anandtech comienza desvelándonos los movimientos de quienes reálmente fabrican los microprocesadores, las llamadas "fundiciones de semiconductores" (semiconductor foundry). Además, repasa el estado actual de la arquitectura ARM, los modelos que los distintos fabricantes han sacado al mercado o están a punto de hacerlo, y que controlarán los próximos smartphones y tablets vistos en el MWC 2012 de Barcelona. De cara a la asignatura, fijaos en:
  • Los avances en cuanto a la tecnología de fabricación.
  • El aumento del número de núcleos que ya está en cuatro.
  • La nueva arquitectura ARM Cortex A15 en detrimento de los A9.
  • El uso del doble canal de memoria Low Power DDR2.
También aquí nos desvela los pormenores de la nueva arquitectura Krait del fabricante Qualcomm.

Interesante de cara al tema 3 de la asignatura es la 2ª página del artículo "Cache & Memory Hierarchy". En resumidas cuentas, un artículo muy sabroso. Disfrutadlo.